La plateforme matérielle

Besoin d'aide ?

(Nombre de téléchargements - 0)

Pour des questions et des demandes, contactez notre service d’assistance E-mail : info@chatpfe.com

Table des matières

INTRODUCTION
CHAPITRE 1 PROBLÉMATIQUE
1.1 Contexte
1.2 Identification du problème
1.3 Objectifs
1.4 Travaux antérieurs
1.5 Contributions
CHAPITRE 2 MÉTHODOLOGIE
2.1 Contexte
2.2 Infrastructure
2.3 Évaluation des outils
2.4 Plateforme matérielle
2.4.1 FPGA
2.4.2 Processeur embarqué
2.4.3 Logiciel de gestion des données
2.4.4 Coeur d’encapsulation du DUV
2.4.5 DUV
2.5 Ordinateur
2.5.1 Outils de Xilinx
2.5.2 Projet de développement FPGA
2.5.3 Logiciel MATLAB
2.5.4 Logiciel de contrôle du HIL et d’interface graphique
CHAPITRE 3 CONCEPTIONS À L’ESSAI
3.1 Cas soumis aux essais
3.1.1 Cas 1 – Calcul matriciels
3.1.2 Cas 2 – Filtre de Sobel
3.1.3 Cas 3 – Décodage par attaque en force
CHAPITRE 4 RÉSULTATS OBTENUS
4.1 Détection des anomalies
4.2 Présentation des résultats
4.2.1 Cas 1 – Calculs matriciels
4.2.2 Cas 2 – Filtre de Sobel
4.2.3 Cas 3 – Décodage par attaque en force
4.3 Interprétation des résultats
4.3.1 Comparaison des performances du HIL vs MATLAB
CONCLUSION
RECOMMANDATIONS
ANNEXE I Évolution de l’architecture PowerPC
ANNEXE II Versions de MATLAB et de ses modules intégrés
ANNEXE III Test de la vitesse relative de MATLAB
LISTE DE RÉFÉRENCES BIBLIOGRAPHIQUES
BIBLIOGRAPHIE

Laisser un commentaire

Votre adresse e-mail ne sera pas publiée. Les champs obligatoires sont indiqués avec *